您的当前位置:首页正文

实验一伪随机码发生器实验

2021-10-13 来源:伴沃教育
实验一伪随机码发生器实验

电科1103 杨帆 杨帆

3110104337 

一、实验目的 一、实验目的

1、掌握伪随机码的特性。 、掌握伪随机码的特性。

2、掌握不同周期伪随机码设计。 、掌握不同周期伪随机码设计。

3、用基本元件库和74LS系列元件库设计伪随机码。 系列元件库设计伪随机码。

4、了解ALTERA公司大规模可编程逻辑器件EPM7128SLC84内部结构和应用。 内部结构和应用。 5、学习FPGA开发软件MAXPLUSⅡ,学习开发系统软件中的各种元件库应用。 Ⅱ,学习开发系统软件中的各种元件库应用。 6、熟悉通信原理实验板的结构。 、熟悉通信原理实验板的结构。 二、实验仪器 二、实验仪器

1、计算机一台 、计算机一台

2、通信基础实验箱一台 、通信基础实验箱一台

3、 100MHz示波器一台 示波器一台 三、实验原理 三、实验原理

伪随机码是数字通信中重要信码之一,常作为数字通信中的基带信号源; 伪随机码是数字通信中重要信码之一,常作为数字通信中的基带信号源; 扰码;误码测试;扩频通信;保密通信等领域。伪随机码的特性包括四个方 扰码;误码测试;扩频通信;保密通信等领域。伪随机码的特性包括四个方 面: 面:

1、由n级移位寄存器产生的伪随机序列,其周期为 级移位寄存器产生的伪随机序列,其周期为 -1; 2、信码中“0”、“1”出现次数大致相等,“1”码只比“0”码多一个; ”码多一个; 3、在周期内共有 、在周期内共有 -1游程,长度为i 的游程出现次数比长度为i+1的游程出现 的游程出现 次数多一倍; 次数多一倍;

例如:四级伪码产生的本原多项式为X 4 +X 

3+1。

利用这个本原多项式构成的4级伪随机序列发生器产生的序列为: 级伪随机序列发生器产生的序列为: 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 

四、实验内容及步骤 四、实验内容及步骤 1、在 、在 MAXPLUSⅡ设计平台下进行电路设计 Ⅱ设计平台下进行电路设计 1.1 四级伪随机码发生器电路设计 四级伪随机码发生器电路设计 电路原理图如图1-2所示。 所示。

在MAXPLUS II 环境下输入上述电路,其中: 环境下输入上述电路,其中: dff ------ 单D触发器 触发器 xor ------ 二输入异或门 二输入异或门 nor4 ------ 四输入或非门 四输入或非门 not ------ 反相器 反相器 clk ------ 时钟输入引脚(16M时钟输入) 时钟输入) 8M ------ 二分频输出测试点引脚 二分频输出测试点引脚 nrz ------ 伪随机码输出引脚 伪随机码输出引脚

因篇幅问题不能全部显示,请点此查看更多更全内容